一個典型的PCIe系統框圖如下:一個典型的結構是一個r"/>

欧一美一性一交一大一片,亚洲欧美激情精品一区二区 ,免费网站看sm调教打屁股视频,岳张嘴把我的精子吞下去

PCIE 上電復位問題 重起問題 死機問題

單價: 面議
發貨期限: 自買家付款之日起 天內發貨
所在地: 直轄市 北京
有效期至: 長期有效
發布時間: 2023-12-16 09:15
最后更新: 2023-12-16 09:15
瀏覽次數: 206
采購咨詢:
請賣家聯系我
發布企業資料
詳細說明

PCIe還在很多方面和PCI有很大不同:

1. PCI是總線結構,而PCIe是點對點結構。一個典型的PCIe系統框圖如下:

一個典型的結構是一個root port和一個endpoint直接組成一個點對點連接對,而Switch可以連接幾個endpoint。一個root port和一個endpoint對就需要一個單獨的PCI bus。而PCI是在同一個總線上的設備共享同一個bus number。過去主板上的PCI插槽都公用一個PCI bus,而現在的PCIe插槽卻連在芯片組不同的root port上。

2. PCIe的連線是由不同的lane來連接的,這些lane可以合在一起提供更高的帶寬。譬如兩個1lane可以合成2lane的連接,寫作x2。兩個x2可以變成x4,直到x16,往往給帶寬需求的顯卡使用。

3. PCI配置空間從256B擴展為4k,提供了PCIe memory map訪問方式,我們在軟件部分會詳細介紹。

4.PCIe提供了很多特殊功能,如Complete Timeout(CTO),MaxPayload等等幾十個特性,還在隨著PCIe版本的進化不斷增加中,對電源管理也提出了單獨的State(L0/L0s/L1等等)。這些請參見PCIe 3.0 spec,本文不再詳述。

5. 其他VC的內容,和固件理解無關,本文不再提及。INT到MSI的部分會在將來介紹PC中斷系統時詳細講解。

 

PCIe 1.0和2.0采用了8b/10b編碼方式,這意味著每個字節(8b)都用10bit傳輸,這就是為什么2.5GHz和5GHz時鐘,每時鐘1b數據,結果不是312.5MB/s和625MB/s而是250MB/s和500MB/s。PCIe 3.0和4.0采用128b/130b編碼,減小了浪費(overhead),才能在8GHz時鐘下帶寬達到1000MB/s(而不是800MB/s)。即將于今年發布的PCIe 4.0還會將頻率提高一倍,達到16GHz,帶寬達到2GB/s每Lane。

后記

對于一般用戶來說,PCIe對用戶可見的部分就是主板上大大小小的PCIe插槽了,有時還和PCI插槽混在一起,造成了一定的混亂,其實也很好區分:

3775824447.jpg3777678124.jpg

相關復位產品
相關復位產品
相關產品
 
主站蜘蛛池模板: 娱乐| 昭平县| 博兴县| 瓦房店市| 桃源县| 积石山| 银川市| 合水县| 河津市| 青田县| 金塔县| 和硕县| 专栏| 措勤县| 沁源县| 宁安市| 东台市| 彭泽县| 武夷山市| 荣成市| 南阳市| 石台县| 万盛区| 崇阳县| 无为县| 阿巴嘎旗| 四子王旗| 麻栗坡县| 册亨县| 江门市| 五河县| 中阳县| 青海省| 开远市| 炎陵县| 柏乡县| 泸水县| 鸡西市| 且末县| 上虞市| 托克逊县|